集源电路 →技术中心电路板生产制造 →怎样降低PCB打样设计风险

怎样降低PCB打样设计风险


2022年05月14日 09:23:24来源:作者:我要评论(0
PCB设计过程中,如果能提前预知可能的风险,提前进行规避,PCB设计成功率会大幅度提高。很多公司评估项目的时候会有一个PCB设计一板成功率的指标。

提高一板成功率关键就在于信号完整性设计。目前的电子系统设计,有很多产品方案,芯片厂商都已经做好了,包括使用什么芯片,外围电路怎么搭建等等。硬件工程师很多时候几乎不需要考虑电路原理的问题,只需要自己把PCB做出来就可以了。

但正是在PCB设计过程中,很多企业遇到了难题,要么PCB设计出来不稳定,要么不工作。对于大型企业,芯片厂商很多都会提供技术支持,对PCB设计进行指导。但一些中小企业却很难得到这方面的支持。因此,必须想办法自己完成,于是产生了众多的问题,可能需要打好几版,调试很长时间。其实如果了解系统的设计方法,这些完全可以避免。接下来我们就来谈谈降低PCB设计风险的三点技巧。

第1、系统规划阶段最好就考虑信号完整性问题,整个系统这样搭建,信号从一块PCB传到另一块PCB能不能正确接收?这在前期就要评估,而评估这个问题其实并不是很难,懂一点信号完整性知识,会一点简单的软件操作就能做到。

第2、在PCB设计过程中,使用仿真软件评估具体走线,观察信号质量能不能满足要求,这个仿真过程本身非常简单,关键是要理解信号完整性的原理知识,并用来指导。

第3、做PCB的过程中,一定要进行风险控制。有不少问题,目前仿真软件还没有办法解决,必须设计者人为控制。这一步关键是了解哪些地方会有风险,怎样做才能规避风险,需要的还是信号完整性知识。

PCB设计过程中如果能把握好这3点,那么PCB设计风险就会大幅度的下降,打板回来后出错的概率就会小得多,调试也就相对容易。


集源电路是一家专业的厚铜电路板供应商,在厚铜PCB领域具有丰富的制造经验,支持厚铜PCB打样与批量生产。目前我们最高工艺能力可生产12OZ铜厚,产品可广泛应用于手机、微波、航空航天、卫星通讯、网络基载站、混合集成电路、电源大功率电路等高科技领域。多层厚铜PCB生产板厂,欢迎咨询下单。

 +1
0
0

相关技术文章:



关闭
0755-29408102 工作日:9:00-18:00
周 六:9:00-18:00